Progettazione e analisi di soluzioni per la QOS e il controllo di flusso in Networks-on-chip

Fogli, Tiziano (2010) Progettazione e analisi di soluzioni per la QOS e il controllo di flusso in Networks-on-chip. [Laurea], Università di Bologna, Corso di Studio in Informatica [L-DM509], Documento ad accesso riservato.
Documenti full-text disponibili:
[thumbnail of fogli_tiziano_tesi.pdf] Documento PDF
Full-text accessibile solo agli utenti istituzionali dell'Ateneo

Download (1MB) | Contatta l'autore

Abstract

Nel documento vengono principalmente trattati i principali meccanismi per il controllo di flusso per le NoC. Vengono trattati vari schemi di switching, gli stessi schemi associati all'introduzione dei Virtual Channel, alcuni low-level flow control, e due soluzioni per gli end-to-end flow control: Credit Based e CTC (STMicroelectronics). Nel corso della trattazione vengono presentate alcune possibili modifiche a CTC per incrementarne le prestazioni mantenendo la scalabilità che lo contraddistingue: queste sono le "back-to-back request" e "multiple incoming connections". Infine vengono introdotti alcune soluzioni per l'implementazione della qualità di servizio per le reti su chip. Proprio per il supporto al QoS viene introdotto CTTC: una versione di CTC con il supporto alla Time Division Multiplexing su rete Spidergon.

Abstract
Tipologia del documento
Tesi di laurea (Laurea)
Autore della tesi
Fogli, Tiziano
Relatore della tesi
Correlatore della tesi
Scuola
Corso di studio
Ordinamento Cds
DM509
Parole chiave
Network-On-Chip, NoC, End-To-End Flow Control, CTC, QoS, Spidergon
Data di discussione della Tesi
21 Dicembre 2010
URI

Altri metadati

Statistica sui download

Gestione del documento: Visualizza il documento

^